CDCU877ARHARG4

Texas Instruments
595-CDCU877ARHARG4
CDCU877ARHARG4

メーカ:

詳細:
クロックドライバおよびクロックディストリビューション 1.8v PLL Clock Drive r ALT 595-CDCU877AR ALT 595-CDCU877ARHAR

ECADモデル:
無料のライブラリローダーをダウンロードし、お使いのECADツール用にこのファイルを変換してください。ECADモデルの詳細について

在庫状況

在庫:
在庫なし
工場リードタイム:
6 週間 工場生産予定時間。
最小: 2500   倍数: 2500
ユニット価格:
¥-
合計 額:
¥-
EST関税:
この製品は配送無料

価格 (JPY)

数量 ユニット価格
合計 額
完全リール(2500の倍数で注文)
¥782.1 ¥1,955,250
5,000 見積り

他のパッケージ

メーカ 部品番号:
梱包:
Reel, Cut Tape, MouseReel
在庫状況:
在庫
価格:
¥1,738
最低:
1
メーカ 部品番号:
梱包:
Reel, Cut Tape, MouseReel
在庫状況:
在庫
価格:
¥1,673
最低:
1

類似製品

Texas Instruments CDCU877ARHAR
Texas Instruments
クロックドライバおよびクロックディストリビューション 1.8v PLL Clock Drive r A 595-CDCU877ARHA A 595-CDCU877ARHAT

製品属性 属性値 属性の選択
Texas Instruments
製品カテゴリー: クロックドライバおよびクロックディストリビューション
RoHS:  
VQFN-40
CDCU877A
- 40 C
+ 85 C
Reel
ブランド: Texas Instruments
組立国: Not Available
拡散国: Not Available
原産国: MY
水分感度: Yes
取り付け様式: SMD/SMT
製品: Clock Drivers
製品タイプ: Clock Drivers & Distribution
工場パックの数量: 2500
サブカテゴリ: Clock & Timer ICs
タイプ: Differential
単位重量: 104 mg
製品が見つかりました:
類似製品を表示するには、チェックボックスを1つ以上選択します
このカテゴリーの類似製品を表示するには、上記のチェックボックスを1つ以上選択してください。
選択した属性: 0

                        
The G4 and E4 suffixes were added for ROHS conversion. The
G4 and E4 parts are exactly the same as the original parts
without the G4 or E4 suffix.

For lead-frame-based devices, the RoHS-compliant solution
is backward-compatible with lead-based processes; so the
same part is shipped regardless of whether a unique part
number or a standard part number is ordered.

Lead-frame-based unique part numbers will consist of the
standard part number plus a two-character suffix (usually
E4 or G4, sometimes E3, E6, G3 or G6).

"E" = RoHS-compliant

"G" = Green (RoHS-compliant and no Br/Sb)

Please contact a Mouser Technical Sales Representative for
further information.


5-1011-9

この機能はJavaScriptを有効にすることが必要です。

JPHTS:
8542390990
CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390090
TARIC:
8542399000
MXHTS:
85423999
ECCN:
EAR99

CDCU877位相ロックループ・クロック・ドライバ

Texas Instruments CDCU877位相ロックループ・クロック・ドライバは、高性能、低ジッタ、低スキュー、ゼロ遅延バッファです。差動クロック入力ペア(CK、CK)を10個の差動ペアのクロック出力(Yn、Yn)および1個の差動ペアの帰還クロック出力(FBOUT、FBOUT)に分配します。クロック出力は、入力クロック(CK、CK)、帰還クロック(FBIN、FBIN)、LVCMOS制御ピン(OE、OS)、アナログ電力入力(AVDD)によって制御されています。OEが「低」になっていると、内部PLLがロックイン周波数を維持し続けている間はFBOUT/FBOUTを除いたクロック出力が無効になります。OS(出力選択)は、GNDまたはVDD に接続する必要があるプログラムピンです。OSが「高」の場合、前述の通りOEが機能します。OSとOEの両方が「低」の場合、OEはフリーランニングでY7/Y7には影響を与えません。AVDD が接地されているとPLLはOFFになり、試験目的でバイパス接続されます。