74HC164S14-13

Diodes Incorporated
621-74HC164S14-13
74HC164S14-13

メーカ:

詳細:
カウンタシフトレジスタ 8-Bit Shift Register Logic HC SO-14

ECADモデル:
無料のライブラリローダーをダウンロードし、お使いのECADツール用にこのファイルを変換してください。ECADモデルの詳細について

在庫: 58

在庫:
58 すぐに出荷可能
工場リードタイム:
12 週間 表示されている時間を超える工場生産予定時間。
最小: 1   倍数: 1
ユニット価格:
¥-
合計 額:
¥-
EST関税:
パッケージング:
完全リール(2500の倍数で注文)

価格 (JPY)

数量 ユニット価格
合計 額
カットテープ/ MouseReel™
¥49 ¥49
¥33.8 ¥338
¥30 ¥750
¥25.9 ¥2,590
¥23.9 ¥5,975
¥22.6 ¥11,300
¥21.6 ¥21,600
完全リール(2500の倍数で注文)
¥20.4 ¥51,000
¥19.9 ¥99,500
† ¥750 MouseReel™の料金が追加され、ショッピングカートに加算されます。すべてのMouseReel™の注文は、キャンセルおよび返品できません。

製品属性 属性値 属性の選択
Diodes Incorporated
製品カテゴリー: カウンタシフトレジスタ
RoHS:  
8 bit
SOIC-14
HC
Parallel
51 ns
2 V
6 V
- 40 C
+ 125 C
Reel
Cut Tape
MouseReel
ブランド: Diodes Incorporated
組立国: Not Available
拡散国: Not Available
原産国: CN
入力タイプ: Serial
取り付け様式: SMD/SMT
動作供給電圧: 4.5 V
製品タイプ: Counter Shift Registers
シリーズ: 74HC164
工場パックの数量: 2500
サブカテゴリ: Logic ICs
トリガータイプ: Positive-Edge
単位重量: 259.200 mg
製品が見つかりました:
類似製品を表示するには、チェックボックスを1つ以上選択します
このカテゴリーの類似製品を表示するには、上記のチェックボックスを1つ以上選択してください。
選択した属性: 0

JPHTS:
854239099
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
TARIC:
8542399000
MXHTS:
8542399999
ECCN:
EAR99

74AHC164 & 74HC164 Serial Shift Registers

Diodes Inc. 74AHC164 & 74HC164 are serial input 8-bit edge-triggered shift registers that have outputs from each of eight stages. The serial input data is entered at pin SDA or pin SDB as these are logically ANDED. Either input could be used as an active HIGH enable with data entry on the other pin. If a single input is desired, the pins can be tied together or the unused input can be tied HIGH. Data is shifted into Q0 from the serial input pins on each LOW to HIGH transition of the CP pin. Also during the CP edge, the data is transferred from each Qn to Qn+1. The serial data on pins DSA and DSB must be stable before and after the CP rising edge to meet the set-up and hold timing requirements. When asserted LOW the Master Reset (MR) pin sets all Qn to LOW. This action does not depend on the condition of serial input or clock pins. The MR must be asserted HIGH for a recovery time before the next CP positive edge pulse.